Sentí un poco desorganizado y claro el final de la cursada, con el tema de la FPGA. El trabajo fue muy caótico porque hubo tiempo para hacerlo, pero sin consultas. Y luego, corrieron la fecha. Pero la fecha limite inicial, complicó mucho todo. Después bien, y creo que tener VHDL casi de entrada, a la par del contenido que se va dando, ayuda mucho. Hubiese sido muy complicado madurarlo todo junto al final.
Los temas de la práctixa y de la teoría estuvieron descoordiandos en tiempo, se veían temas en la práctica antes que en la teoría. Las teorías dejaron qué desear, demasiada información y algunas no quedan absolutamente nada claras, por ejemplo, la de conversores.
Datos oficiales importados del SIU